本方案利用FPGA實(shí)現(xiàn)了巴特沃茲IIR數(shù)字帶通濾波器,并給出較為詳細(xì)的方案設(shè)計(jì)過(guò)程。實(shí)驗(yàn)結(jié)果證明了所設(shè)計(jì)的濾波器完全滿(mǎn)足預(yù)定設(shè)計(jì)要求,從而也證實(shí)了本方案的有效性、可行性。
2014-02-13 10:58:326684 本文介紹了基于FPGA、以并行多相濾波結(jié)構(gòu)為算法基礎(chǔ)的超寬帶數(shù)字下變頻技術(shù)。設(shè)計(jì)過(guò)程包括高速AD信號(hào)降速預(yù)處理,應(yīng)用SysGen開(kāi)發(fā)環(huán)境完成的數(shù)字混頻、多相濾波和數(shù)據(jù)抽取,并通過(guò)仿真驗(yàn)證了算法
2014-02-22 10:23:413144 采用FPGA實(shí)現(xiàn)四階IIR數(shù)字濾波器,通過(guò)兩個(gè)二階節(jié)級(jí)聯(lián)構(gòu)成數(shù)字橢圓低通濾波器。通帶內(nèi)波紋小于0.1dB,阻帶衰減大于32dB。
2014-12-23 10:27:571673 本帖最后由 eehome 于 2013-1-5 10:03 編輯
fpga實(shí)現(xiàn)濾波器在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘加結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)
2012-08-11 18:27:41
fpga實(shí)現(xiàn)濾波器fpga實(shí)現(xiàn)濾波器在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘加結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。本文研究了一種16階FIR濾波器的FPGA設(shè)計(jì)方法
2012-08-12 11:50:16
,數(shù)字信號(hào)處理與數(shù)字圖像處理沒(méi)有太大區(qū)別),就意味著可以用FPGA做硬件設(shè)計(jì)來(lái)實(shí)現(xiàn)DSP芯片的功能,當(dāng)然,相比較專(zhuān)業(yè)的DSP芯片 成本太高,因此你也沒(méi)必要選擇FPGA+DSP,就選擇DSP芯片,算法...
2021-07-28 09:16:02
對(duì)于嵌入式而言,學(xué)習(xí)的內(nèi)容可真是不少,真是又軟又硬,像FPGA、DSP、MCU等等一系列名稱(chēng)待我們?nèi)ビ洃?、去了解?b class="flag-6" style="color: red">在數(shù)字電子中應(yīng)用最廣的DSP你了解嗎?今天小編就來(lái)梳理一下,讓大家有一個(gè)清晰的認(rèn)識(shí)
2021-12-15 07:26:27
實(shí)現(xiàn)FPGA數(shù)字下變頻的多類(lèi)濾波器分組級(jí)聯(lián)技術(shù)分析1 引 言 本文針對(duì)以下高效算法做了總結(jié),進(jìn)行合理的分組級(jí)聯(lián)并引入流水線技術(shù)以便于在FPGA上實(shí)現(xiàn)。數(shù)字下變頻(DDC)就是通過(guò)混頻、抽取和濾波等
2009-10-23 10:26:53
式提供給用戶(hù),包括A/D采樣,數(shù)字下變頻,中頻濾波器,包絡(luò)檢波器,視頻濾波器,以及幅度定標(biāo)等模塊。如何合理的布局,組織數(shù)據(jù)流鏈路,以及資源優(yōu)化都是數(shù)字中頻技術(shù)研究課題之一。 數(shù)字中頻實(shí)現(xiàn)中重要的一個(gè)模塊
2015-10-29 17:08:06
FPGA正在掀起一場(chǎng)數(shù)字信號(hào)處理的變革。本書(shū)旨在講解前端數(shù)字信號(hào)處理算法的高效實(shí)現(xiàn)。首先概述了當(dāng)前的FPGA技術(shù)、器件以及用于設(shè)計(jì)最先進(jìn)DSP系統(tǒng)的工具。第1章的案例研究是40多個(gè)設(shè)計(jì)示例
2023-09-19 06:38:28
方法卻都是類(lèi)似的,都是通過(guò)模板卷積的方法來(lái)實(shí)現(xiàn)的?! LSI技術(shù)的迅猛發(fā)展為數(shù)字圖像實(shí)時(shí)處理技術(shù)提供了硬件基礎(chǔ),其中FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)的特點(diǎn)使其非常適用于數(shù)字圖像處理。本文研究的就是在
2011-02-24 14:20:18
(Frequency Hopping Spread Spectrum,F(xiàn)HSS)通訊技術(shù)逐步發(fā)展起來(lái)。數(shù)字調(diào)諧濾波器是跳頻系統(tǒng)中隨計(jì)算機(jī)控制技術(shù)出現(xiàn)后發(fā)展起來(lái)的一類(lèi)數(shù)字調(diào)諧控制頻帶的、有一定功率容量的濾波器。
2019-08-19 07:10:57
本帖最后由 eehome 于 2013-1-5 10:01 編輯
IIR數(shù)字濾波器的Matlab和FPGA實(shí)現(xiàn)
2012-08-20 22:16:49
labview在數(shù)字電子中的應(yīng)用含源程序
2012-05-12 23:28:30
`《基于FPGA的數(shù)字信號(hào)處理》是一本有關(guān)如何在FPGA上實(shí)現(xiàn)數(shù)字信號(hào)處理的著作。本書(shū)以Xilinx高端FPGA作為開(kāi)發(fā)平臺(tái),以數(shù)字信號(hào)處理理論為基礎(chǔ),結(jié)合當(dāng)前的FPGA技術(shù),深入探討了基于FPGA
2012-04-24 09:33:23
的功能是使用特定結(jié)構(gòu)的濾波器實(shí)現(xiàn)的,這是為了抵消偏振信號(hào)之間的干擾,這種干擾是由傳輸過(guò)程中各個(gè)偏振信號(hào)產(chǎn)生的一定程度的偏轉(zhuǎn)造成的。另外,自適應(yīng)的均衡技術(shù)是為了處理在光纖鏈路傳輸過(guò)程中出現(xiàn)的由于非理想性
2020-06-19 09:59:49
介紹一種利用帶通采樣定理及多相濾波的方式實(shí)現(xiàn)數(shù)字相干檢波的方法,由于采用數(shù)字信號(hào)處理的方式獲取I、Q基帶信號(hào),因此具有鏡頻抑制能力強(qiáng)、線性動(dòng)態(tài)范圍大、系統(tǒng)設(shè)備簡(jiǎn)單、一致性好等優(yōu)點(diǎn)。文章主要從理論及工程實(shí)現(xiàn)兩個(gè)方面展開(kāi)論述。
2019-10-23 07:48:23
)、離散余弦變換(DCT)、小波變換、數(shù)字濾波器(有限脈沖響應(yīng)(FIR)、無(wú)限脈沖響應(yīng)(IIR)和自適應(yīng)濾波器)以及數(shù)字上下變頻器。這些算法中,每一種都有一些結(jié)構(gòu)性的元件可以用并行方法實(shí)現(xiàn)。而FPGA
2021-12-15 06:30:00
近年來(lái),軟件無(wú)線電已經(jīng)成為通信領(lǐng)域一個(gè)新的發(fā)展方向,數(shù)字下變頻技術(shù)(Digital Down Converter-DDC)是軟件無(wú)線電的核心技術(shù)之一,也是計(jì)算量最大的部分?;?b class="flag-6" style="color: red">FPGA的DDC
2019-10-12 08:17:00
自己設(shè)計(jì)的基于FPGA的數(shù)字平滑濾波程序,能實(shí)現(xiàn)任意個(gè)數(shù)的取平均,經(jīng)驗(yàn)證效果理想,達(dá)到基本的濾波功能。
2013-06-28 08:54:24
基于FPGA的數(shù)字濾波系統(tǒng)設(shè)計(jì)基于FPGA的數(shù)字濾波系統(tǒng)設(shè)計(jì)
2012-08-11 15:45:33
DSPBuilder設(shè)計(jì)了一個(gè)4階FIR濾波器,并用QuartusII進(jìn)行硬件仿真,仿真結(jié)果表明設(shè)計(jì)FIR濾波器的正確性。同時(shí)使用IPCore開(kāi)發(fā)基于FPGA的FIR數(shù)字濾波器,利用現(xiàn)有的IPCore在FPGA器件上實(shí)現(xiàn)濾波器設(shè)計(jì)。
2012-08-11 15:32:34
數(shù)字濾波器、DSP器件或可編程邏輯器件(如FPGA)實(shí)現(xiàn)。因?yàn)?,?b class="flag-6" style="color: red">FPGA實(shí)現(xiàn)數(shù)字濾波器具有實(shí)時(shí)性強(qiáng)、靈活性高、處理速度快以及小批量生產(chǎn)成本低等優(yōu)點(diǎn),所以得到了較為廣泛的應(yīng)用。本文以巴特沃思數(shù)字
2019-07-08 07:18:25
,也易于用硬件實(shí)現(xiàn)。所以,中值濾波方法一經(jīng)提出后,便在數(shù)字信號(hào)處理領(lǐng)得到重要的應(yīng)用。中值濾波方法是,對(duì)待處理的當(dāng)前像素,選擇一個(gè)模板,該模板為其鄰近的若干個(gè)像素組成,對(duì)模板的像素由小到大進(jìn)行排序,再用
2017-09-01 07:04:36
基于FPGA設(shè)計(jì)了一高速數(shù)字下變頻系統(tǒng),在設(shè)計(jì)中利用并行NCO和多相濾波相結(jié)合的方法有效的降低了數(shù)據(jù)的速率,以適合數(shù)字信號(hào)處理器件的工作頻率。
2019-09-26 07:06:35
基于多相濾波結(jié)構(gòu)的雷達(dá)信號(hào)檢測(cè)技術(shù)
2012-08-20 13:00:33
設(shè)計(jì),因而具有多種譜分析能力。隨著現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA) 器件、DSP器件等在芯片邏輯規(guī)模和處理速度等方面性能的迅速提高,數(shù)字式頻譜儀的測(cè)量速度更快、實(shí)時(shí)性也更強(qiáng)。在數(shù)字中頻式頻譜儀中,分辨率
2019-06-05 06:30:45
器的響應(yīng)越好。然而這里有折衷的情況,由于大量的抽頭增加了對(duì)邏輯的需求、增加了計(jì)算的復(fù)雜性,增加了功耗,以及可能引起飽和/溢出。多相技術(shù)可以用于實(shí)現(xiàn)濾波器,擁有與傳統(tǒng)FIR濾波器可比的結(jié)果,而且使用了較少
2019-07-08 08:01:03
處理器(FPGA,DSP)是一個(gè)“瓶頸”;基于多相濾波的信道化接收機(jī)抽取在濾波之前,運(yùn)算量小,且輸出速率低,便于FPGA實(shí)現(xiàn),這使得在一片FPGA中實(shí)現(xiàn)數(shù)字信道化成為可能。
2019-08-22 08:01:34
作者:李慧敏 0 引 言 在數(shù)字信號(hào)處理領(lǐng)域,濾波器無(wú)疑是個(gè)非常重要的環(huán)節(jié)。而在數(shù)字濾波器中,有限脈沖響應(yīng)(FIR)濾波器因?yàn)槠渚€性相位的特點(diǎn),應(yīng)用尤為廣泛。實(shí)際應(yīng)用中FIR濾波器分為常系數(shù)FIR
2019-07-30 07:22:48
本文利用FPGA乘累加的快速算法,可以設(shè)計(jì)出高速的FIR數(shù)字濾波器,使FPGA在數(shù)字信號(hào)處理方面有了長(zhǎng)足的發(fā)展。
2021-05-07 06:31:21
如今,FPGA已成為數(shù)字信號(hào)處理系統(tǒng)的核心器件,尤其在數(shù)字通信、網(wǎng)絡(luò)、視頻和圖像處理等領(lǐng)域?,F(xiàn)在的FPGA不僅包含查找表、寄存器、多路復(fù)用器、分布式塊存儲(chǔ)器,而且還嵌入專(zhuān)用的快速加法器、乘法器和輸入
2019-11-06 08:11:54
如何用中檔FPGA實(shí)現(xiàn)多相濾波器?
2021-04-29 06:30:57
),濾波器的響應(yīng)越好。然而這里有折衷的情況,由于大量的抽頭增加了對(duì)邏輯的需求、增加了計(jì)算的復(fù)雜性,增加了功耗,以及可能引起飽和/溢出。多相技術(shù)可以用于實(shí)現(xiàn)濾波器,擁有與傳統(tǒng)FIR濾波器可比的結(jié)果,而且
2019-08-06 07:12:39
),濾波器的響應(yīng)越好。然而這里有折衷的情況,由于大量的抽頭增加了對(duì)邏輯的需求、增加了計(jì)算的復(fù)雜性,增加了功耗,以及可能引起飽和/溢出。多相技術(shù)可以用于實(shí)現(xiàn)濾波器,擁有與傳統(tǒng)FIR濾波器可比的結(jié)果,而且
2019-10-22 06:55:44
濾波器是任何信號(hào)處理系統(tǒng)的關(guān)鍵組成部分,隨著現(xiàn)代應(yīng)用的日趨復(fù)雜,濾波器設(shè)計(jì)的復(fù)雜程度也日益提高。采用 FPGA 設(shè)計(jì)和實(shí)現(xiàn)的高性能濾波器的能力是模擬方法所望塵莫及的。另外,采用FPGA
2019-09-18 08:28:47
收發(fā)器,只為在后續(xù)處理中對(duì)寬帶數(shù)據(jù)進(jìn)行抽取和濾波時(shí),就會(huì)產(chǎn)生不必要的系統(tǒng)負(fù)擔(dān)。賽靈思FPGA收發(fā)器資源可以得到更好的分配,以接收所需的低帶寬并疏導(dǎo)來(lái)自多個(gè)ADC的數(shù)據(jù)??稍?b class="flag-6" style="color: red">FPGA的多相濾波器組信道器中
2019-07-29 07:14:03
引入全光濾波技術(shù),突破了電子瓶頸的限制,濾除了混頻器中的噪聲[3],有望提高接受機(jī)的性能。
影響和限制光子濾波器性能的因素很多,比如線形度和動(dòng)態(tài)范圍、源的相干性、極化特性、正系數(shù)、FSR、噪聲、可重構(gòu)性
2019-05-28 07:59:51
本文研究的就是在FPGA設(shè)計(jì)平臺(tái)上設(shè)計(jì)硬件電路,實(shí)現(xiàn)數(shù)字圖像的空域濾波算法。
2021-04-30 06:29:41
模擬技術(shù)的無(wú)可替代的優(yōu)勢(shì)是什么?模擬電路技術(shù)在數(shù)字時(shí)代面臨的挑戰(zhàn)有哪些?未來(lái),模擬技術(shù)的發(fā)展趨勢(shì)是什么?與過(guò)去相比,目前模擬技術(shù)最突出應(yīng)用領(lǐng)域有哪些?TI在模擬電路領(lǐng)域的發(fā)展方向和發(fā)展思路是什么?
2021-04-21 07:11:20
大家好,想學(xué)點(diǎn)FPGA數(shù)字濾波,求一本電子書(shū)----------《數(shù)字濾波器的MATLAB與FPGA實(shí)現(xiàn)》,大家如果有這本電子書(shū),請(qǐng)給我一份,謝謝!本人郵箱 361063571@qq.com
2017-08-09 14:17:06
大家好,想學(xué)點(diǎn)FPGA數(shù)字濾波,求一本電子書(shū)----------《數(shù)字濾波器的MATLAB與FPGA實(shí)現(xiàn)》,大家如果有這本電子書(shū),請(qǐng)給我一份,謝謝!本人郵箱 xy163hxing@163.com
2016-02-12 19:27:56
請(qǐng)問(wèn)有“基于數(shù)字信號(hào)處理的相干光通信技術(shù)”電子版么?謝謝!
2021-06-22 06:26:37
什么是達(dá)芬奇技術(shù)?達(dá)芬奇技術(shù)在數(shù)字視頻系統(tǒng)的應(yīng)用是什么?
2021-06-04 07:17:50
,所以抽取器打開(kāi),此時(shí)才開(kāi)始進(jìn)行輸入數(shù)據(jù)與濾波器系數(shù)的卷積運(yùn)算,如果再將抽取器后面的部分展開(kāi)就是這樣的:當(dāng)然,我們這個(gè)例子的濾波器長(zhǎng)度為26,所以可以繼續(xù)往上加三、多相分解算法的FPGA實(shí)現(xiàn)首先當(dāng)然是先將
2015-08-29 15:37:11
高通濾波器、低通濾波器、帶通濾波器、帶阻濾波器、檢波器和選頻1.這些濾波器都需要運(yùn)放+電容的方式才能實(shí)現(xiàn),有沒(méi)有集成的濾波器芯片?這樣可以杜絕大量選型的計(jì)算,包括截止頻率(多階濾波器電容、電阻有多個(gè)
2022-08-25 19:13:17
提出了一種多相濾波的寬帶數(shù)字化接收機(jī)的設(shè)計(jì)技術(shù);討論了多相濾波的基本原理、設(shè)計(jì)及現(xiàn)場(chǎng)可編程門(mén)陣列實(shí)現(xiàn),給出了多相濾波的中頻數(shù)字化接收機(jī)的實(shí)現(xiàn)方案。計(jì)算機(jī)仿真
2009-02-21 11:46:2122 精密阻抗分析儀中數(shù)字相敏檢波技術(shù)研究與實(shí)現(xiàn)
2009-05-07 10:48:4051 基于FPGA對(duì)稱(chēng)型FIR濾波器的設(shè)計(jì)與實(shí)現(xiàn):在基于FPGA的對(duì)稱(chēng)型FIR數(shù)字濾波器設(shè)計(jì)中,為了提高速度和運(yùn)行效率,提出了使用線性I相位結(jié)構(gòu)和加法樹(shù)乘法器的方法,并利用Altera公I(xiàn)司的FPG
2009-09-25 15:38:3830 多相濾波器組信道化接收機(jī)的FPGA 仿真實(shí)現(xiàn)趙偉 王靜 李偉偉(大連海事大學(xué) 信息工程學(xué)院 遼寧 大連 116026)摘要:軟件無(wú)線電理論中的信道化接收機(jī)理論在多信號(hào)同時(shí)提取
2009-12-15 15:04:5133 基于多相濾波結(jié)構(gòu)的分級(jí)濾波處理軟件無(wú)線電下變頻能夠解決以前存在的瓶頸問(wèn)題,進(jìn)行實(shí)時(shí)有效處理,算法的改進(jìn)能更快速的執(zhí)行二次采樣過(guò)程并進(jìn)一步減少硬件資源的損耗,濾
2010-01-20 14:31:1922 數(shù)字濾波器在FPGA中的實(shí)現(xiàn)
2010-02-09 10:21:2776 摘要:相干檢波在現(xiàn)代通信技術(shù)中獲得廣泛應(yīng)用。本文冷出了實(shí)用電路,并對(duì)各組成部份進(jìn)行了分析和測(cè)量,是單元電路設(shè)計(jì)、制作、應(yīng)用的一個(gè)實(shí)例。關(guān)鍵詞:相對(duì)移相;相干
2010-05-15 08:57:4629 本文闡述了雷達(dá)中頻信號(hào)相干檢波的原理,根據(jù)該原理使用FPGA 對(duì)特定的雷達(dá)中頻信號(hào)進(jìn)行采樣來(lái)實(shí)現(xiàn)正交數(shù)字相干檢波,設(shè)計(jì)所使用軟件是MentorGraphics 的FPGA Advantage,完成了
2010-06-15 08:26:4153 針對(duì)傳統(tǒng)數(shù)字正交變換存在A/D采樣速率要求比較高導(dǎo)致后續(xù)的數(shù)字低通濾波成為瓶頸、運(yùn)算數(shù)據(jù)量大、需要正交本振等方面的不足,提出了一種基于軟件無(wú)線電多相濾波的數(shù)字正交
2010-07-10 15:55:2812 本文對(duì)數(shù)字基帶信號(hào)脈沖成型濾波的應(yīng)用、原理及實(shí)現(xiàn)進(jìn)行了研究。首先介紹了數(shù)字成型濾波的
2010-10-20 16:07:0458 IIR數(shù)字濾波器設(shè)計(jì)-在FPGA上實(shí)現(xiàn)任意階IIR數(shù)字濾波器
摘 要:本文介紹了一種采用級(jí)聯(lián)結(jié)構(gòu)在FPGA上實(shí)現(xiàn)任意階IIR數(shù)字濾波器的方法。此
2008-01-16 09:45:392276 摘 要:本文介紹了串型級(jí)聯(lián)編碼的原理,以及它在數(shù)字電視地面?zhèn)鬏斚到y(tǒng)中的應(yīng)用,通過(guò)FPGA設(shè)計(jì)電路實(shí)現(xiàn)編碼過(guò)程,最后說(shuō)明串型級(jí)聯(lián)編碼的應(yīng)用優(yōu)越性。
2009-06-20 13:49:18532 FIR帶通濾波器的FPGA實(shí)現(xiàn)
引 言??? 在FPGA應(yīng)用中,比較廣泛而基礎(chǔ)的就是數(shù)字濾波器。根據(jù)其單位沖激響應(yīng)函數(shù)的時(shí)域特性可分為無(wú)限沖擊響應(yīng)(Infinite
2009-11-13 09:55:186564 基于多速率DA的根升余弦濾波器的FPGA實(shí)現(xiàn)
0 引 言 根升余弦成形濾波器是數(shù)字信號(hào)處理中的重要部件,它能對(duì)數(shù)字信號(hào)進(jìn)行成形濾波,壓縮旁瓣,減少
2009-11-13 09:59:541518 寬頻帶數(shù)字鎖相環(huán)的設(shè)計(jì)及基于FPGA的實(shí)現(xiàn)數(shù)字鎖相環(huán)(DPLL)技術(shù)在數(shù)字通信、無(wú)線電電子學(xué)等眾多領(lǐng)域得到了極為廣泛的應(yīng)用。與傳統(tǒng)的模擬電路實(shí)現(xiàn)的
2009-11-23 21:00:581187 基于FPGA的數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)
在信息信號(hào)處理過(guò)程中,如對(duì)信號(hào)的過(guò)濾、檢測(cè)、預(yù)測(cè)等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號(hào)處理中使用最廣泛的一
2010-01-07 10:45:353475 多相技術(shù)以小規(guī)模實(shí)現(xiàn)大型濾波器
引言
在現(xiàn)代電子系統(tǒng)中,到處都可以看到數(shù)字信號(hào)處理( DSP )的應(yīng)用,從MP3播放器、數(shù)碼相機(jī)到手機(jī)。DSP設(shè)計(jì)人員的工
2010-04-01 11:33:411069 FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)研究策略 如今,FPGA已成為數(shù)字信號(hào)處理系統(tǒng)的核心器件,尤其在數(shù)字通信、網(wǎng)絡(luò)、視頻和圖像處理等領(lǐng)域。現(xiàn)在的FPGA不僅包含查找表、寄存
2010-04-23 14:13:221077 引言 現(xiàn)代雷達(dá)普遍采用相參信號(hào)來(lái)進(jìn)行處理,而如何獲得高精度基帶數(shù)字正交(I,Q)信號(hào)是整個(gè)系統(tǒng)信號(hào)處理成敗的關(guān)鍵。傳統(tǒng)的做法是采用模擬相位檢波器
2010-11-12 10:39:265058 為解決現(xiàn)代電子戰(zhàn)對(duì)接收機(jī)處理帶寬寬、靈敏度高及實(shí)時(shí)性處理的要求,提出一種數(shù)字信道化接收機(jī)的設(shè)計(jì)方法。在推導(dǎo)高效信道化接收機(jī)模型的基礎(chǔ)上,采用多相濾波器結(jié)構(gòu)實(shí)現(xiàn)的數(shù)字信道化接收機(jī)。該接收機(jī)利用超高速A/D對(duì)數(shù)據(jù)進(jìn)行高速采樣,然后由高性能FPGA進(jìn)行
2011-03-07 15:28:3361 為提高傳統(tǒng)雷達(dá)信號(hào)處理系統(tǒng)的性能,提出雷達(dá)中頻信號(hào)數(shù)字正交解調(diào)和相參信號(hào)的提取方法。對(duì)接收相參雷達(dá)相干檢波進(jìn)行改進(jìn)研究,采用中頻采樣和數(shù)字正交解調(diào)代替模擬相干檢波
2011-05-12 18:04:4630 本文介紹用RC多相濾波器實(shí)現(xiàn)鏡像抑制的原理,推導(dǎo)出電阻電容誤差對(duì)鏡像抑制影響的數(shù)學(xué)表達(dá)式,通過(guò)仿真驗(yàn)證表明,計(jì)算值與仿真值較為接近,并應(yīng)用RC 多相濾波器來(lái)實(shí)現(xiàn)高鏡像抑
2011-08-23 14:51:1446 文中設(shè)計(jì)的均衡濾波器充分利用FPGA內(nèi)部資源、時(shí)間換取空間的方法,在EP1C3系列的FPGA內(nèi)實(shí)現(xiàn)1 024階FIR數(shù)字均衡濾波器,并通過(guò)重載系數(shù),可實(shí)現(xiàn)多種頻率響應(yīng)的均衡特性、簡(jiǎn)易數(shù)字均衡濾波
2011-10-19 15:23:4838 本書(shū)共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語(yǔ)言、fpga設(shè)計(jì)中常用軟件簡(jiǎn)介、用fpga實(shí)現(xiàn)數(shù)字信號(hào)處理的數(shù)據(jù)規(guī)劃、多種結(jié)構(gòu)類(lèi)型的fir數(shù)字濾波器的fpga實(shí)現(xiàn)、不同結(jié)構(gòu)
2011-11-04 15:50:120 移頻鍵控信號(hào)的解調(diào)在采用非相干方式時(shí), 對(duì)信號(hào)包絡(luò)和定時(shí)的提取都需要高選擇性窄帶濾波器, 而梳狀譜IIR 濾波器可以實(shí)現(xiàn)通帶寬度極窄的濾波。以2FSK 為例介紹了全數(shù)字調(diào)頻解調(diào)器的
2011-12-28 15:47:1662 基于多相濾波的信道化接收機(jī)抽取在濾波之前,運(yùn)算量小,且輸出速率低,便于FPGA實(shí)現(xiàn),這使得在 一片FPGA中實(shí)現(xiàn)數(shù)字信道化成為可能。本文利用信道頻率重疊的方法連續(xù)覆蓋整個(gè)瞬時(shí)
2012-05-23 10:43:043538 為了實(shí)現(xiàn)對(duì)非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語(yǔ)言,設(shè)計(jì)了一種基于FPGA的DSU硬件實(shí)現(xiàn)方法。實(shí)驗(yàn)結(jié)果表明基于FPGA的
2012-06-26 15:48:3627 本書(shū)比較全面地闡述了fpga在數(shù)字信號(hào)處理中的應(yīng)用問(wèn)題。本書(shū)共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語(yǔ)言、fpga設(shè)計(jì)中常用軟件簡(jiǎn)介、用fpga實(shí)現(xiàn)數(shù)字信號(hào)處理的數(shù)據(jù)規(guī)劃、多種
2015-12-23 11:07:4644 基于FPGA的數(shù)字濾波系統(tǒng)設(shè)計(jì),下來(lái)看看
2016-05-11 09:46:0112 基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)
2016-12-16 22:23:0014 用FPGA實(shí)現(xiàn)抽取濾波器比較復(fù)雜,主要是因?yàn)樵?b class="flag-6" style="color: red">FPGA中缺乏實(shí)現(xiàn)乘法運(yùn)算的有效結(jié)構(gòu),現(xiàn)在,FPGA中集成了硬件乘法器,使FPGA在數(shù)字信號(hào)處理方面有了長(zhǎng)足的進(jìn)步。本文介紹了一種采用Xilinx公司的XC2V1000實(shí)現(xiàn)FIR抽取濾波器的設(shè)計(jì)方法。
2018-04-28 11:50:001073 本文檔內(nèi)容介紹了基于IIR數(shù)字濾波器的FPGA實(shí)現(xiàn),供參考
2018-03-02 13:45:1934 用FPGA實(shí)現(xiàn)抽取濾波器比較復(fù)雜,主要是因?yàn)樵?b class="flag-6" style="color: red">FPGA中缺乏實(shí)現(xiàn)乘法運(yùn)算的有效結(jié)構(gòu),現(xiàn)在,FPGA中集成了硬件乘法器,使FPGA在數(shù)字信號(hào)處理方面有了長(zhǎng)足的進(jìn)步。本文介紹了一種采用Xilinx公司的XC2V1000實(shí)現(xiàn)FIR抽取濾波器的設(shè)計(jì)方法。
2020-09-25 10:44:003 數(shù)字濾波器、DSP器件或可編程邏輯器件(如FPGA)實(shí)現(xiàn)。因?yàn)?,?b class="flag-6" style="color: red">FPGA實(shí)現(xiàn)數(shù)字濾波器具有實(shí)時(shí)性強(qiáng)、靈活性高、處理速度快以及小批量生產(chǎn)成本低等優(yōu)點(diǎn),所以得到了較為廣泛的應(yīng)用。本文以巴特沃思數(shù)字帶通濾波器為例,較為詳細(xì)地介紹了其設(shè)計(jì)和實(shí)
2020-08-06 18:50:003 針對(duì)Σ△ADC輸出端存在的高頻噪聲問(wèn)題,設(shè)計(jì)了一種 Sinc數(shù)字抽取濾波器,實(shí)現(xiàn)了Σ-△調(diào)制器輸出信號(hào)的高頻濾波。分析了Sinc濾波器的結(jié)構(gòu)原理,基于 Spartan6FPGA進(jìn)行濾波器的設(shè)計(jì)與實(shí)現(xiàn)
2020-08-26 17:12:0014 研究了高倍抽取的數(shù)字下變頻設(shè)計(jì),重點(diǎn)分析了基于級(jí)聯(lián)積分梳狀濾波器和級(jí)聯(lián)半帶濾波器的多級(jí)抽樣頻率算法。并提出了用最新的Systemgenerator軟件實(shí)現(xiàn)FPGA 的設(shè)計(jì)、仿真方案,縮短了開(kāi)發(fā)周期
2020-11-05 17:04:5514 針對(duì)電子戰(zhàn)中的寬帶偵察數(shù)字信道化接收機(jī),提出了基于短時(shí)傅里葉變換的寬帶數(shù)字信道化接收機(jī)的改進(jìn)方法,給出了該方法的FPGA實(shí)現(xiàn)。該方法采用多相濾波結(jié)構(gòu),通過(guò)先對(duì)時(shí)域抽取信號(hào)進(jìn)行傅里葉變換,再對(duì)變換結(jié)果
2021-02-05 17:35:5127 針對(duì)高速率QPSK數(shù)據(jù)傳輸鏈系統(tǒng),比較分析了數(shù)字中頻接收與零中頻接收的優(yōu)、缺點(diǎn),并提出了一種基于多相濾波的寬帶中頻正交采樣數(shù)字零中頻接收方案?;?b class="flag-6" style="color: red">FPGA對(duì)此數(shù)字零中頻正交變換方案進(jìn)行了實(shí)現(xiàn)和驗(yàn)證,同時(shí),對(duì)一種全數(shù)字零中頻QPSK信號(hào)的高速解調(diào)算法及其FPGA硬件實(shí)現(xiàn)進(jìn)行了介紹。
2021-03-19 17:43:1211 提出一種新的高階FIR濾波器的FPGA實(shí)現(xiàn)方法。該方法運(yùn)用多相分解結(jié)構(gòu)對(duì)高階FIR濾波器進(jìn)行降階處理,采用改進(jìn)的分布式算法來(lái)實(shí)現(xiàn)降階后的FIR濾波器。設(shè)計(jì)了一系列階數(shù)從8到1 024的FIR濾波
2021-03-23 15:44:5430 :針對(duì)高速率 QPSK 數(shù)據(jù)傳輸鏈系統(tǒng),比較分析了數(shù)字中頻接收與零中頻接收的優(yōu)、缺點(diǎn),并提出了一種基
于多相濾波的寬帶中頻正交采樣數(shù)字零中頻接收方案。基于 FPGA 對(duì)此數(shù)字零中頻正交變換方案
2022-12-12 15:44:363
評(píng)論
查看更多