近期,英特爾子公司Altera推出了一系列FPGA軟、硬件和開發(fā)工具,使其可編程解決方案更易應(yīng)用于廣泛的用例和市場。Altera在年度開發(fā)者大會上公布了下一代能效與成本優(yōu)化的Agilex 3 FPGA情況,并宣布針對Agilex 5 FPGA提供新的開發(fā)套件和軟件支持。
通過與生態(tài)系統(tǒng)和分銷合作伙伴保持緊密的合作,Altera將持續(xù)提供基于FPGA的解決方案,為創(chuàng)新者提供易于設(shè)計和部署的前沿可編程技術(shù)。通過此次新品發(fā)布,我們將繼續(xù)利用可編程技術(shù)塑造未來,幫助客戶在數(shù)據(jù)中心、通信基礎(chǔ)設(shè)施、汽車、工業(yè)、測試、醫(yī)療和嵌入式市場等廣泛的應(yīng)用場景中解鎖更多價值。
——Sandra RiveraAltera公司CEO”
重要意義
Altera是一家提供全棧解決方案的獨立FPGA供應(yīng)商,擁有針對科學(xué)計算加速系統(tǒng)、下一代通信基礎(chǔ)設(shè)施和智能邊緣應(yīng)用優(yōu)化的解決方案。通過完整的FPGA產(chǎn)品組合,Altera可為客戶提供靈活的硬件產(chǎn)品,以快速適應(yīng)智算時代不斷變化的市場需求。作為FPGA行業(yè)的領(lǐng)導(dǎo)者之一,Altera在AI推理工作負載中通過將Agilex FPGA與AI Tensor Blocks以及Altera FPGA AI開發(fā)套件相融合,并使用TensorFlow、PyTorch等流行框架、OpenVINO 工具套件和經(jīng)驗證的FPGA開發(fā)流程,加速面向AI推理的FPGA開發(fā)。
Agilex 3 FPGA的優(yōu)勢
Altera公布了Agilex 3 FPGA的最新產(chǎn)品細節(jié),能夠滿足嵌入式和智能邊緣應(yīng)用在能耗、性能和尺寸方面的要求。與上一代產(chǎn)品相比,Agilex 3 FPGA在緊湊的封裝中實現(xiàn)了更高的集成度、安全性和性能提升,密度范圍為2.5萬至13.5萬個邏輯單元。 FPGA系列在芯片上配備了雙核ARM Cortex A55 硬核處理器子系統(tǒng),并為可編程結(jié)構(gòu)增加了AI功能。對于智能邊緣應(yīng)用,F(xiàn)PGA能夠為自動駕駛汽車和工業(yè)物聯(lián)網(wǎng)(IoT)等時間敏感型應(yīng)用提供實時計算。對于機器視覺和機器人等智能工廠自動化技術(shù),Agilex 3 FPGA支持傳感器、驅(qū)動器、執(zhí)行器和機器學(xué)習(xí)算法的無縫集成。
為了滿足商業(yè)產(chǎn)品的風(fēng)險控制需求,Agilex 3 FPGA在上一代基礎(chǔ)上增加了幾項關(guān)于可靠性的關(guān)鍵性能提升,包括身份驗證和物理防篡改檢測,這些功能可以確保工業(yè)自動化等領(lǐng)域的關(guān)鍵應(yīng)用獲得穩(wěn)健的性能。 Agilex 3 FPGA采用Altera的HyperFlex 架構(gòu),與上一代產(chǎn)品相比,性能提高了1.9倍1。通過將HyperFlex架構(gòu)擴展到Agilex 3 FPGA,可在針對能效和成本優(yōu)化的FPGA中實現(xiàn)高時鐘頻率。同時,通過運行速度高達12.5 Gbps的集成高速收發(fā)器,并增加對LPDDR4內(nèi)存的支持,系統(tǒng)性能可進一步提升。 對于Agilex 3 FPGA的軟件支持將從2025年第一季度開始,開發(fā)套件和生產(chǎn)出貨預(yù)計將于2025年年中開始。
FPGA軟件工具如何加快上市時間
Altera還公布了Quartus Prime Pro軟件中提供的最新功能特性,該軟件為開發(fā)者提供行業(yè)領(lǐng)先的編譯時間,從而提高設(shè)計師的工作效率并加快產(chǎn)品上市。即將發(fā)布的Quartus Prime Pro 24.3版本將解鎖Agilex系列中的更多設(shè)備,并增強對嵌入式應(yīng)用的支持。
客戶可以通過使用即將發(fā)布的版本,設(shè)計面向更廣泛用例的Agilex 5 FPGA D系列,而Agilex 5 FPGA E系列則為在邊緣應(yīng)用中提供高效計算的需求做了針對性優(yōu)化。Altera通過Quartus Prime軟件中的免費許可為其Agilex 5 FPGA E系列提供軟件支持,有助于降低Altera中端FPGA系列的使用門檻。
該軟件版本還支持采用了集成硬核處理器子系統(tǒng)或Altera RISC-V解決方案的嵌入式應(yīng)用,其中,Nios V軟核處理器可在FPGA結(jié)構(gòu)中實現(xiàn)實例化。客戶現(xiàn)可訪問Agilex 5 FPGA設(shè)計示例,其展示了包括鎖步(lockstep)、全ECC和分支預(yù)測在內(nèi)的Nios V功能。最新版的Linux、VxWorks和Zephyr中包含對基于Agilex 5 SoC FPGA硬核處理器子系統(tǒng)的全新OS和RTOS支持。
開發(fā)者入門方式
Altera及其生態(tài)系統(tǒng)合作伙伴公布了11款全新的、基于Agilex 5 FPGA的開發(fā)套件和模塊系統(tǒng)(SoM),加上目前基于Agilex 5和Agilex 7 FPGA的大量解決方案,可幫助開發(fā)者順利入門。 FPGA開發(fā)套件使開發(fā)者能夠輕松且經(jīng)濟實惠地使用Altera硬件,親身體驗Agilex FPGA的功能和優(yōu)勢,并加快實現(xiàn)量產(chǎn)。該套件適用于多地區(qū)廣泛的用例。
Altera、Altera logo及其它Altera標(biāo)識,是Altera的商標(biāo)。文中涉及的其它名稱及品牌屬于各自所有者資產(chǎn)。
1 Quartus報告最大頻率(fMAX)增幅的幾何平均值(Prime 24.3版,Standard 20.1版),測試中使用了Quality of Results設(shè)計套件(包含45種獨立的設(shè)計),對比了密度相當(dāng)?shù)腁gilex 3 FPGA與Cyclone V FPGA。
-
處理器
+關(guān)注
關(guān)注
68文章
19259瀏覽量
229647 -
FPGA
+關(guān)注
關(guān)注
1629文章
21729瀏覽量
602972 -
英特爾
+關(guān)注
關(guān)注
61文章
9949瀏覽量
171687 -
Altera
+關(guān)注
關(guān)注
37文章
781瀏覽量
153919
原文標(biāo)題:從邊緣到云,Altera以可擴展產(chǎn)品組合加快FPGA創(chuàng)新
文章出處:【微信號:英特爾FPGA,微信公眾號:英特爾FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論