RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD、Intel與Qualcomm如何思考chiplet?

Astroys ? 來源:Astroys ? 2023-07-25 08:57 ? 次閱讀

Chiplet與異構(gòu)集成即將改變電子系統(tǒng)的設(shè)計(jì)、測(cè)試和制造方式。芯片行業(yè)的“先知”們相信這個(gè)未來是不可避免的。他們認(rèn)為,相比于最新的設(shè)計(jì)節(jié)點(diǎn),異構(gòu)、多chiplet的架構(gòu)可以降低成本和功耗。盡管這一預(yù)測(cè)得到了廣泛的接受,但問題是,大家都準(zhǔn)備好了嗎?

前不久在舊金山的Semicon West上,Applied Materials舉行了異構(gòu)集成討論會(huì),由他們的半導(dǎo)體產(chǎn)品組的副總裁Vincent DiCaprio主持,討論了fabless芯片設(shè)計(jì)師、代工廠和生產(chǎn)設(shè)備公司開發(fā)的特定異構(gòu)集成策略。這場(chǎng)對(duì)話揭示出,在市場(chǎng)看到更廣泛的chiplet實(shí)現(xiàn)之前,還存在一些重大挑戰(zhàn)。

Chiplet的前景吸引了許多fabless公司,尤其是那些為高性能計(jì)算解決方案開發(fā)CPUGPU的公司。然而,高昂的成本讓Qualcomm這樣重要的玩家望而怯步。異構(gòu)集成的一個(gè)大問題是先進(jìn)的封裝技術(shù),wafer-to-wafer鍵合或die-to-wafer鍵合。

代工廠或是OSAT(outsourced semiconductor assembly and test),誰來負(fù)責(zé)高級(jí)封裝技術(shù)是個(gè)大問題。這兩方將何時(shí)開始合作,如何合作?最重要的是,由于缺乏計(jì)量工具,討論組的成員們紛紛表示,推動(dòng)chiplet的快速采用變得難以負(fù)擔(dān)。 小組討論包括AMD、Intel、Qualcomm、Besi和EV Group的代表。Besi是一家設(shè)計(jì)和制造半導(dǎo)體設(shè)備的荷蘭公司??偛课挥趭W地利的EV Group是晶圓鍵合和光刻設(shè)備供應(yīng)商。

AMD:異構(gòu)集成的早期采用者

AMD是異構(gòu)集成的早期采用者。AMD的技術(shù)和產(chǎn)品工程高級(jí)副總裁Mark Fuselier將其描述為“跨越過去十年的旅程”。通過“將SoC解構(gòu)成多個(gè)片段,然后在封裝中重新組合起來”,AMD首先在數(shù)據(jù)中心設(shè)計(jì)了基于Zen的CPU。

但是,“當(dāng)我們開始熟悉chiplet時(shí),我們發(fā)現(xiàn)其中有更多的機(jī)會(huì)?!盇MD的異構(gòu)集成第二代是“將內(nèi)存更靠近邏輯部分”。首先是在圖形空間中使用了HBM(high bandwidth memory)。Fuselier稱之為AMD的“一個(gè)轉(zhuǎn)折點(diǎn)”,他解釋說最近正在讓SRAM更靠近CPU。

他指出,第三代更加令人興奮。AMD看到其未來在于“實(shí)現(xiàn)真正的異構(gòu)集成,優(yōu)化chiplet以適應(yīng)CPU或GPU計(jì)算?!彼呀?jīng)成為了“一個(gè)架構(gòu)師的夢(mèng)想,能夠優(yōu)化每一個(gè)計(jì)算空間中的工作負(fù)載。”

Qualcomm:移動(dòng)領(lǐng)域中的chiplet?

當(dāng)AMD利用異構(gòu)集成服務(wù)于客戶端和數(shù)據(jù)中心時(shí),Qualcomm在移動(dòng)領(lǐng)域的定位又在哪里呢?

Qualcomm的副總裁兼研究員Chidambaram指出,“Qualcomm要想在智能手機(jī)市場(chǎng)上繼續(xù)生產(chǎn)更具競(jìng)爭(zhēng)力的超大批量產(chǎn)品,我們需要超越摩爾定律的創(chuàng)新。”

他說:“五年前,我知道GAA將是2022年的技術(shù)。但是從現(xiàn)在起五年后,我不確定我們會(huì)做什么?!彼麖?qiáng)調(diào),Qualcomm看到自己“走在橫軸和縱軸之間的二維空間里”,其中“吞吐量成為一個(gè)關(guān)鍵向量,而不是規(guī)模”。

盡管Qualcomm對(duì)chiplet思考很多,但Chidambaram表示,由于chiplet無法滿足Qualcomm的成本要求,所以還沒有相關(guān)產(chǎn)品。

盡管如此,隨著市場(chǎng)從5G轉(zhuǎn)向6G,Qualcomm看到了chiplet的潛力。他解釋說,從整體上看,一個(gè)系統(tǒng)有大量的射頻電源管理和內(nèi)存。Chidambaram說:“插入損耗很大,功率放大器的性能必須非常接近系統(tǒng)芯片的其他部分。異構(gòu)集成成為將所有這些整合在一起的關(guān)鍵。”

智能手機(jī)并不是6G轉(zhuǎn)型唯一重要的領(lǐng)域。Chidambaram舉了十字路口的例子?!耙坏┠阃耆珜?shí)施了6G,借助異構(gòu)集成將延遲從現(xiàn)有的7-8ms降低到1-2ms,你就可以讓路邊單元完全管理十字路口,人們甚至不需要停車?!?

當(dāng)然。他承認(rèn),啟用這樣的功能需要“大量的基礎(chǔ)設(shè)施建設(shè),才能履行所有的延遲要求和承諾,以及在路邊單元上的連接數(shù)量?!?

Intel:chiplet制造所需的關(guān)鍵技術(shù)

談到異構(gòu)集成,Intel擁有得天獨(dú)厚的優(yōu)勢(shì)。Intel的業(yè)務(wù)涵蓋了芯片設(shè)計(jì)、內(nèi)部制造和外部代工服務(wù)。

Intel的高級(jí)副總裁兼裝配/測(cè)試開發(fā)總經(jīng)理Babak Sabi說:“未來,Intel看到了需要將大量的內(nèi)核與內(nèi)存結(jié)合……以絕對(duì)最低的延遲和最高的帶寬”,這一切都會(huì)歸結(jié)為“互連和封裝問題”。

Sabi指出,可以通過混合鍵合來堆疊芯片,這有助于減少每比特的皮焦。除了這種物理連接,“橫向集成”也是必要的,Sabi強(qiáng)調(diào),以盡可能密集的方式連接芯片。他說,這一步需要?jiǎng)?chuàng)新,“超越我們?cè)诰A級(jí)裝配中已經(jīng)擁有的技術(shù)”。

這就是玻璃基板變得極其重要的地方。Sabi說:“它讓我們能夠?qū)⑦@些巨大的復(fù)合體組合在一起,你可以完全消除interposer。我知道大家都喜歡銅,但銅最終會(huì)耗盡高速通信的能量?!蔽磥碓谟赟abi所說的“光學(xué)領(lǐng)域”。

混合鍵合的現(xiàn)狀

無論是wafer-to-wafer還是die-to-wafer,混合鍵合都是實(shí)現(xiàn)chiplet高級(jí)封裝的關(guān)鍵。

BE Semiconductor Industries N.V.(Besi)的CEO Richard Blickman表示,混合鍵合中最關(guān)鍵的元素是“裝配、互連和前端之間的握手”。這個(gè)過程仍然“處于非常早期的階段”。

盡管不愿預(yù)測(cè)混合鍵合何時(shí)會(huì)在更大規(guī)模上被采用,但Blickman強(qiáng)調(diào),在過去的兩年里,已經(jīng)有了大批量chiplet設(shè)計(jì)的PoC。不過,他回顧說,flip chips在23年前就已推出,但多年后才成為主流,因此他建議大家耐心等待。他指出,混合鍵合需要更精確的粒子,這是設(shè)備供應(yīng)商面臨的“最大的敵人之一”。設(shè)備本身必須更小。

EV Group的技術(shù)執(zhí)行總監(jiān)Paul Lindner指出,“我們將晶圓鍵合視為規(guī)模提升的推動(dòng)器……它提供了將有源層從一個(gè)晶圓轉(zhuǎn)移到另一個(gè)晶圓的可能性,從而進(jìn)入晶圓背面。”

Lindner指出,晶圓鍵合已經(jīng)得到了不同的實(shí)現(xiàn),包括SOI晶圓(鍵合晶圓)。另一個(gè)大量應(yīng)用的例子是BSI傳感器(backside illuminatedsensor),這種傳感器可以接觸到光電二極管的背面,而不會(huì)受到布線的阻礙。他解釋說,這提高了傳感器的靈敏度。Lindner還看到3D NAND閃存正在采用混合鍵合。

混合鍵合的挑戰(zhàn)????????

那么,怎樣才能加快混合鍵合的應(yīng)用并實(shí)現(xiàn)大批量生產(chǎn)呢?

AMD的Fuselier說,“混合鍵合的神奇之處真的在于它所能帶來的密度”,這為芯片設(shè)計(jì)者提供了更多選擇。

“作為一個(gè)架構(gòu)師,我們需要弄清楚如何最好地利用這種密度來應(yīng)對(duì)我們面臨的一些挑戰(zhàn),無論是logic to logic,還是interconnect logic to memory?!盕uselier解釋說,還需要出現(xiàn)更多的創(chuàng)新。為此,“我們需要開發(fā)工具集來推動(dòng)這種互連?!?/p>

他說,雖然晶圓廠有很多工具,但封裝方面的工具集不足以讓芯片設(shè)計(jì)者決定是否使用混合鍵合。

Intel的Sabi從制造角度闡述了混合鍵合的問題。

他指出,晶圓廠和封裝供應(yīng)商之間的更緊密合作至關(guān)重要。像混合鍵合這樣的技術(shù)“真的打破了兩者之間的界限”。在眾多挑戰(zhàn)中,他指出,互連的密度是巨大的?!拔覀冃枰獦O端的粒子控制能力,才能使CMP工藝保持原狀”,這是在整個(gè)晶圓上實(shí)現(xiàn)這種機(jī)制所必需的。

根據(jù)Intel的說法,圍繞混合鍵合的許多挑戰(zhàn)可歸結(jié)為計(jì)量工具。Sabi說,“我們強(qiáng)調(diào)計(jì)量工具。因?yàn)槲覀儽仨氁业絾栴},這樣才能解決它們。”

考慮到混合鍵合模糊了傳統(tǒng)的前端處理和后端裝配測(cè)試之間的界限,像Qualcomm這樣的fabless巨頭需要什么呢?

Chidambaram指出,這一切都與系統(tǒng)級(jí)集成有關(guān)。在討論公司內(nèi)部的系統(tǒng)集成時(shí),他說,“負(fù)責(zé)CPU的人和其他開發(fā)射頻的人對(duì)彼此的領(lǐng)域了解不深?!睘榱藢?shí)現(xiàn)不同領(lǐng)域的“協(xié)同優(yōu)化”,“我們需要工具,以及人們可以在這些不同領(lǐng)域之間使用的語言?!?/p>

Chidambaram從三維層面詳細(xì)介紹了混合集成,他說,“你說的是創(chuàng)造一種后端類型的集成。要做到這一點(diǎn),你需要所有的物理學(xué)來解決問題,同時(shí)還需要解決多個(gè)芯片的電氣行為。你把一個(gè)模塊從頂部移動(dòng)到底部,它會(huì)改變你的熱行為、改變你的機(jī)械行為,你需要同時(shí)優(yōu)化所有這些東西?!?/p>

阻礙chiplet發(fā)展的最大問題是工具集。現(xiàn)有的各種工具,可以分別解決一些特定的問題。但這個(gè)行業(yè)需要投資并開發(fā)能夠從三維角度解決異構(gòu)集成問題的工具。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2550

    文章

    51013

    瀏覽量

    752977
  • 電源管理
    +關(guān)注

    關(guān)注

    115

    文章

    6174

    瀏覽量

    144421
  • SoC芯片
    +關(guān)注

    關(guān)注

    1

    文章

    610

    瀏覽量

    34903
  • CMP
    CMP
    +關(guān)注

    關(guān)注

    6

    文章

    149

    瀏覽量

    25973
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    431

    瀏覽量

    12583

原文標(biāo)題:AMD、Intel與Qualcomm如何思考chiplet?

文章出處:【微信號(hào):Astroys,微信公眾號(hào):Astroys】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Chiplet或改變半導(dǎo)體設(shè)計(jì)和制造

    晶體管密度。小芯片提供了有前途的前進(jìn)道路,在芯片設(shè)計(jì)和制造中提供了靈活性、模塊化、可定制性、效率和成本效益。 像AMDIntel這樣的公司一直處于這一技術(shù)的最前沿,AMD的EPYC處理器和I
    的頭像 發(fā)表于 12-05 10:03 ?196次閱讀
    <b class='flag-5'>Chiplet</b>或改變半導(dǎo)體設(shè)計(jì)和制造

    Chiplet技術(shù)有哪些優(yōu)勢(shì)

    Chiplet技術(shù),就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨(dú)立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?284次閱讀

    AMD數(shù)據(jù)中心業(yè)務(wù)逆襲,營收首超Intel

    在科技行業(yè)的激烈競(jìng)爭(zhēng)中,AMD再次展現(xiàn)了其強(qiáng)大的逆襲能力。據(jù)最新媒體報(bào)道,AMD的數(shù)據(jù)中心業(yè)務(wù)在2024年第三季度實(shí)現(xiàn)了歷史性突破,營收首次超越了長期占據(jù)市場(chǎng)領(lǐng)導(dǎo)地位的Intel。
    的頭像 發(fā)表于 11-12 14:35 ?243次閱讀

    AMD數(shù)據(jù)中心業(yè)務(wù)收入超越Intel

    領(lǐng)導(dǎo)者Intel。 相比之下,Intel的數(shù)據(jù)中心和AI業(yè)務(wù)收入為33.49億美元,雖然同比增長了9%,但在與AMD的競(jìng)爭(zhēng)中略顯遜色。這一數(shù)據(jù)對(duì)比凸顯了AMD在數(shù)據(jù)中心市場(chǎng)上的強(qiáng)勁增長
    的頭像 發(fā)表于 11-07 11:10 ?369次閱讀

    IMEC組建汽車Chiplet聯(lián)盟

    來源:芝能智芯 微電子研究中心imec宣布了一項(xiàng)旨在推動(dòng)汽車領(lǐng)域Chiplet技術(shù)發(fā)展的新計(jì)劃。 這項(xiàng)名為汽車Chiplet計(jì)劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發(fā)表于 10-15 13:36 ?264次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    突破與解耦:Chiplet技術(shù)讓AMD實(shí)現(xiàn)高性能計(jì)算與服務(wù)器領(lǐng)域復(fù)興

    的前沿技術(shù)時(shí),AMD 才會(huì)越來越好。 ——AMD 董事會(huì)主席及首席執(zhí)行官 Lisa Su 博士 開端:Why Chiplet? 2017年對(duì)于AMD公司來說是一個(gè)非常關(guān)鍵的轉(zhuǎn)折點(diǎn)。在那
    的頭像 發(fā)表于 08-21 18:33 ?1894次閱讀
    突破與解耦:<b class='flag-5'>Chiplet</b>技術(shù)讓<b class='flag-5'>AMD</b>實(shí)現(xiàn)高性能計(jì)算與服務(wù)器領(lǐng)域復(fù)興

    AMD采用Chiplet架構(gòu),每年減排數(shù)萬噸溫室氣體

    AMD的低碳策略并非來自CPU性能優(yōu)于競(jìng)爭(zhēng)對(duì)手,更得益于Chiplet提升芯片良率,減少浪費(fèi),降低碳排放。較小的芯片面積利于提高晶圓良率,降低成本及資源消耗。反之,大尺寸方案易導(dǎo)致缺陷增多,成本上升。
    的頭像 發(fā)表于 04-25 09:48 ?328次閱讀

    凌華科技提供基于Intel Bay Trail處理器的核心計(jì)算模塊

    憑借與AMD、Ampere、Intel、MediaTek、NXP、Qualcomm、Texas Instruments等CPU行業(yè)領(lǐng)導(dǎo)者密切合作的強(qiáng)大關(guān)系,凌華科技提供多元化的基于x86和ARM架構(gòu)的解決方案組合,融合了最新技術(shù)
    的頭像 發(fā)表于 04-18 14:09 ?729次閱讀
    凌華科技提供基于<b class='flag-5'>Intel</b> Bay Trail處理器的核心計(jì)算模塊

    Intel處理器全球份額高達(dá)78%!是AMD的六倍還多!

    雖然大家經(jīng)常高呼AMD YES,這幾年銳龍?zhí)幚砥鞅憩F(xiàn)確實(shí)也很出色,但整個(gè)PC處理器市場(chǎng)上,依然是Intel的天下。
    的頭像 發(fā)表于 03-15 16:45 ?1977次閱讀
    <b class='flag-5'>Intel</b>處理器全球份額高達(dá)78%!是<b class='flag-5'>AMD</b>的六倍還多!

    Intel近日發(fā)布新版Wi-Fi 7無線網(wǎng)卡驅(qū)動(dòng) 依然和AMD系統(tǒng)不對(duì)付

    Intel近日發(fā)布了新版Wi-Fi 7無線網(wǎng)卡驅(qū)動(dòng),增加新功能,修復(fù)已知Bug,但遺憾的是,依然和AMD系統(tǒng)不對(duì)付。
    的頭像 發(fā)表于 03-04 15:29 ?1038次閱讀

    Chiplet是否也走上了集成競(jìng)賽的道路?

    Chiplet會(huì)將SoC分解成微小的芯片,各公司已開始產(chǎn)生新的想法、工具和“Chiplet平臺(tái)”,旨在將這些Chiplet橫向或縱向組裝成先進(jìn)的SiP(system-in- package)形式。
    的頭像 發(fā)表于 02-23 10:35 ?907次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競(jìng)賽的道路?

    什么是Chiplet技術(shù)?

    什么是Chiplet技術(shù)?Chiplet技術(shù)是一種在半導(dǎo)體設(shè)計(jì)和制造中將大型芯片的不同功能分解并分散實(shí)現(xiàn)在多個(gè)較小和專用的芯片(Chiplets)上的方法。這些較小的芯片隨后通過高速互連方式集成到一個(gè)封裝中,共同實(shí)現(xiàn)全功能的芯片系統(tǒng)。
    的頭像 發(fā)表于 01-25 10:43 ?2135次閱讀
    什么是<b class='flag-5'>Chiplet</b>技術(shù)?

    Chiplet技術(shù)對(duì)英特爾和臺(tái)積電有哪些影響呢?

    Chiplet,又稱芯片堆疊,是一種模塊化的半導(dǎo)體設(shè)計(jì)和制造方法。由于集成電路(IC)設(shè)計(jì)的復(fù)雜性不斷增加、摩爾定律的挑戰(zhàn)以及多樣化的應(yīng)用需求,Chiplet技術(shù)應(yīng)運(yùn)而生。
    的頭像 發(fā)表于 01-23 10:49 ?903次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)對(duì)英特爾和臺(tái)積電有哪些影響呢?

    Chiplet成大芯片設(shè)計(jì)主流方式,開啟IP復(fù)用新模式

    照不同的計(jì)算單元或功能單元對(duì)其進(jìn)行分解,然后每個(gè)單元選擇最適合的工藝制程進(jìn)行制造,再將這些模塊化的裸片互聯(lián)起來,降低芯片設(shè)計(jì)的成本和難度。 ? Chiplet模型已經(jīng)被證明是可行的,目前AMD、英特爾、博通和Marvell等公司都已經(jīng)推出自己的
    的頭像 發(fā)表于 01-12 00:55 ?2087次閱讀

    什么是Chiplet技術(shù)?Chiplet技術(shù)有哪些優(yōu)缺點(diǎn)?

    Chiplet技術(shù)是一種將集成電路設(shè)計(jì)和制造的方法,其中一個(gè)芯片被分割成多個(gè)較小的獨(dú)立單元,這些單元通常被稱為“chiplets”。每個(gè)chiplet可以包含特定的功能塊、處理器核心、內(nèi)存單元或其他
    的頭像 發(fā)表于 01-08 09:22 ?5173次閱讀
    RM新时代网站-首页